Murata(村田)无源电子元器件全系列-亿配芯城-广立微携手战略伙伴为RISC-V IP提升DFT可测试性设计
你的位置:Murata(村田)无源电子元器件全系列-亿配芯城 > 芯片资讯 > 广立微携手战略伙伴为RISC-V IP提升DFT可测试性设计
广立微携手战略伙伴为RISC-V IP提升DFT可测试性设计
发布日期:2024-01-20 07:24     点击次数:145

近日,杭州广立微电子股份有限公司(以下简称“广立微”)携手芯来智融半导体科技(上海)有限公司(以下简称“芯来”)和上海亿瑞芯电子科技有限公司(以下简称“亿瑞芯”),建立在Design for Test(DFT)可测试性设计领域的战略合作关系,以扩大三方合作的深度和广度,为产业提供有竞争力的多元化设计方案。

强强联合提供更优质解决方案

此次战略合作发挥了三方各自的资源优势,基于广立微的DFTEXP 可测试性设计软件和良率诊断解决方案,强强联合芯来智融的高性能、低功耗的RISC-V处理器IP,以及亿瑞芯的DFT流程及设计解决方案,共同为客户提供更优质的芯片设计IP和解决方案。

RISC-V是基于精简指令集的CPU开放指令集架构,在信息安全、工业控制、边缘计算、自动驾驶等领域,提供了开放、简洁、模块化、可定制、可扩展的技术优势,使得整个产业获得了一条以更低成本更灵活自主方式进行产品设计的路径,所以越来越多的芯片公司以及系统公司加入其应用进程。而IP核在RISC-V芯片研发过程中,则扮演着重要的角色,不仅能提高设计研发效率,使得芯片具备更好的功能和性能。

可测试性设计(DFT)给整个测试领域开拓了一条切实可行的途径,目前国际上大中型IC设计公司基本上都采用了可测性设计的设计流程,DFT已经成为芯片设计过程中的至关重要的一环。DFT可测试性设计的重要工具和流程,已成功用于验证RISC-V IP的其中一个环节。

基于广立微和亿瑞芯共同打造的DFTEXP 平台,在芯来 NA900_Core RISC-V IP 中完成DFT的设计实现,并实现 Memory 全覆盖, 芯片采购平台Logic 部分覆盖率可达到99.87%,达标杆工具水平。未来,三方将通过优势互补, 打造长期、友好、共赢的战略合作伙伴关系, 共拓Design for Test(DFT)可测试性设计领域新蓝图。

RISC-V IP使用DFTEXP优化DFT设计方案的结果

本次使用的产品是芯来900系列处理器内核。900系列处理器包括N900(32位)、U900(32位+MMU)、NX900(64位)和UX900(64位+MMU)四个产品系列,其中U900、UX900带MMU可以运行重型操作系统,如Linux等。它非常适合对标ARM Cortex-M7、R7、R8、A35、A53、A55等内核,可应用于AIoT边缘计算、数据中心、网络设备和基带通信等领域。

关于芯来

芯来是中国大陆本土专业的RISC-V处理器内核IP和解决方案公司,持续聚焦RISC-V处理器内核研发,赋能本土RISC-V产业生态。芯来科技的处理器产品具备高性能、低功耗和易于使用的特点,在性能、面积、功耗、成熟度、价格及开发平台等方面具有优势,处于中国RISC-V嵌入式处理器研发与产业化的前列。

关于亿瑞芯

亿瑞芯是一家专注于集成电路可测试性设计(DFT)技术服务与产品开发的EDA公司,拥有完善的芯片DFT自动化设计流程,隶属广立微。其主要业务包括:各类集成电路芯片测试方案的开发定制;相关EDA工具和流程的开发;自动化、智能化芯片测试系统的研发等。通过为业内头部客户提供DFT设计服务,亿瑞芯对于行业核心需求、产品变化趋势、最新技术要求等有着深刻的理解,并积累了丰富的客户资源和良好的行业口碑。

关于广立微

杭州广立微电子股份有限公司(股票代码:301095)是领先的集成电路EDA软件与晶圆级电性测试设备供应商,公司专注于芯片成品率提升和电性测试快速监控技术,是国内外多家大型集成电路制造与设计企业的重要合作伙伴。公司提供EDA软件、电路IP、WAT电性测试设备以及与芯片成品率提升技术相结合的整套解决方案,在集成电路设计到量产的整个产品周期内实现芯片性能、成品率、稳定性的提升,成功案例覆盖多个集成电路工艺节点。

审核编辑:汤梓红